当前位置: 首页 > news >正文

Marin说PCB之POC电路layout设计仿真案例---06

我们书接上回啊,对于上面的出现原因我这个美女同事安娜说会不会你把POC电感下面的相邻两层的CUT_OUT的尺寸再去加大一些会不会变得更好呢?这个难道说是真的有用吗?小编我先自己算一卦看下结果。

本期文章我们就接着验证通过改善我们的单板POC电路上的二级电感部分PCB设计上L8和L9层GND平面挖空尺寸,是否会对我们的仿真的结果有很大改善呢?目前是按照电感WG焊盘1.75倍做的挖空的。(我们这次主要分析的是AVM_IN4这一路网络)

至于这个POC电感下方相邻层挖空WG焊盘1.75这个是啥意思,感兴趣的道友们可以翻阅小编之前的文章:

Marin说PCB之POC电路layout设计总结icon-default.png?t=O83Ahttps://blog.csdn.net/weixin_45223454/article/details/130491682

下面就是我们熟悉的仿真步骤了,上篇文章有讲过我就不在赘述了,给诸位道友们直接上仿真的结果吧

1,优化后的AVM-- Insertion Loss:结果显示,比之前的版本改善了0.02dB,改善不多,说明挖空1.75倍就可以了

2,优化后的AVM—Return Loss:结果显示,比之前的版本改善了1dB左右,改善的量级并不多。

为了使我们的仿真做的更加严谨一些,小编我又补充两种仿真CASE做比对:

A,仅仅是优化二极电感前端的走线,后面的L8和L9层的GND铜皮挖空保持之前的版本不变。

B,仅仅是优化二极电感后端的L8和L9层的GND铜皮,其他都保持不变

3,优化后的AVM-- Insertion Loss:结果显示:

4,优化后的AVM—Return Loss:结果显示:

最后的总结:从上面的仿真可以得知,我们的GMSL走线主要关心的其实是一级电感走线部分和一二级电感连接处的走线部分,二极电感后面的走线优化其实对GMSL影响不是很多了,所以我们在做GMSL这部分走线的时候注重优化前面的就好了,有空间也可以优化后端的。

 好了,诸位道友们以上就是本期的所有内容了,我们下期文章不见不散。

 

--------声明:本文属于小编的原创文章,如需转载请注明来源!

http://www.lryc.cn/news/507536.html

相关文章:

  • windwos defender实现白名单效果(除了指定应用或端口其它一律禁止)禁止服务器上网
  • Fiddler勾选https后google浏览器网页访问不可用
  • 机器视觉检测相机基础知识 | 颜色 | 光源 | 镜头 | 分辨率 / 精度 / 公差
  • 解决pytorch安装中的三个错误
  • 用Python开发高级游戏:实现3D迷宫游戏
  • 基于 uniapp 开发 android 播放 webrtc 流
  • Unity引擎学习总结------动画控件
  • Pytorch | 从零构建GoogleNet对CIFAR10进行分类
  • 基于SIFT的目标识别算法
  • 计算机组成原理的学习笔记(4)--数据的表示与运算·其三 补码的乘法以及原码补码的除法
  • 压缩glb模型文件
  • vertx idea快速使用
  • 如何创建属于自己的大语言模型:从零开始的指南
  • debian linux 连网自动调整时间 (报错 Unit systemd-timesyncd.service could not be found.)
  • 监控易在汽车制造行业信息化运维中的应用案例
  • es使用knn向量检索中numCandidates和k应该如何配比更合适
  • 推挽输出和开漏输出
  • Cesium引入天地图、高德、百度地图
  • windows自带16进制转10进制
  • Redis应用—9.简单应用汇总
  • powershell基础(1)
  • 【NLP 18、新词发现和TF·IDF】
  • C# 从控制台应用程序入门
  • 怿星科技联合赛力斯举办workshop活动,进一步推动双方合作
  • JVM和数据库面试知识点
  • 批量提取zotero的论文构建知识库做问答的大模型(可选)——含转存PDF-分割统计PDF等
  • Codeforces Round 993 (Div. 4)个人训练记录
  • 【优选算法---分治】快速排序三路划分(颜色分类、快速排序、数组第K大的元素、数组中最小的K个元素)
  • Spring Cloud OpenFeign
  • Oracle 数据库函数的用法(一)