当前位置: 首页 > news >正文

FPGA时钟

几年前FPGA时钟只需要连接一个单端输入的晶振,非常容易。现在不同了,差分时钟输入,差分信号又分为LVDS和LVPECL,时钟芯片输出后还要经过直流或交流耦合才能接入FPGA,有点晕了,今天仔细研究一下。

FPGA输入时钟要求

FPGA手册中对时钟输入的描述:

[外链图片转存失败,源站可能有防盗链机制,建议将图片保存下来直接上传(img-gqH6nzh1-1692496116799)(./pic/1.png)]
差分I/O电平标准:

[外链图片转存失败,源站可能有防盗链机制,建议将图片保存下来直接上传(img-j6rd7fQn-1692496116800)(./pic/2.png)]

真差分信号电压不能超过VICM(max) + VID(max)/2 。

直流耦合与交流耦合

时钟的发送端和接收端都有各自的电平接口类型,它们有可能不相同也可能是相同的。 这个时候通常就会有两种连接方式,即AC耦合以及DC耦合。 其实说简单也很简单,AC耦合就是中间用电容把发送接收端的共模电平隔开,而DC耦合就是不加电容。交流耦合(AC Coupling)就是通过隔直电容耦合,去掉了直流分量。直流耦合(DC Coupling)就是直通,交流直流一起过,并不是去掉了交流分量。

LVDS与LVPECL

时钟芯片输出时钟信号通常有LVDS和LVPECL。

当时时钟芯片输出LVDS信号时

DC耦合

[外链图片转存失败,源站可能有防盗链机制,建议将图片保存下来直接上传(img-JwScUOzR-1692496116801)(./pic/3.png)]

两种AC耦合方式。

[外链图片转存失败,源站可能有防盗链机制,建议将图片保存下来直接上传(img-XXQj0YHK-1692496116801)(./pic/4.png)]

[外链图片转存失败,源站可能有防盗链机制,建议将图片保存下来直接上传(img-TNO7c08d-1692496116802)(./pic/5.png)]

当时钟信号输出LVPECL信号时

[外链图片转存失败,源站可能有防盗链机制,建议将图片保存下来直接上传(img-nBbn9x6U-1692496116802)(./pic/6.png)]

[外链图片转存失败,源站可能有防盗链机制,建议将图片保存下来直接上传(img-6L29Mbrn-1692496116803)(./pic/7.png)]

http://www.lryc.cn/news/132736.html

相关文章:

  • FifthOne:计算机视觉提示和技巧
  • Oracle19c-补丁升级报错合集(一)
  • 嵌入式:ARM Day6
  • ClickHouse安装步骤
  • Android CCodec (二十) CCodec Native服务实现分析
  • Shell编程学习之while循环语句和for循环语句的应用
  • 【校招VIP】CSS校招考点之选择器优先级
  • Netty+springboot开发即时通讯系统笔记(四)终
  • java -jar 启动服务后,关闭命令窗口后服务停止
  • Android PowerManager的使用
  • 安防监控/视频集中存储/云存储平台EasyCVR v3.3增加首页告警类型
  • 7-6 统计字符出现次数
  • 美国大模型风向速报(一)为何重视提示工程?LangChain+向量数据库+开源大模型真香...
  • excel统计函数篇2之count系列
  • vue3组件多个根节点报错
  • 基于Rust的QuickLZ压缩算法的详细实现与分析
  • next.js 创建 react ant design ts 项目
  • 无涯教程-Perl - use函数
  • (7)(7.6) 恢复任务回放
  • spark yarn 开启动态资源分配
  • Android学习之路(8) Activity
  • Linux的热拔插UDEV机制
  • Azure应用程序网关
  • 免费开源服务器资源监控系统grafana+prometheus+node_exporter
  • 【文化课学习笔记】【化学】金属及其化合物
  • Java面试题--设计模式
  • 【VS Code插件开发】Webview面板(三)
  • WebDriver API及对象识别技术
  • 计算机视觉之三维重建(一)(摄像机几何)
  • 机器学习算法-随机森林