当前位置: 首页 > news >正文

芯片设计后端遇到的各种文件类型和文件后缀

芯片设计后端遇到的各种文件类型和文件后缀

文件类型

描述

文件后缀

netlist网表文件

verilog文件格式,记录了芯片里各个instance的逻辑连接关系

.v (for Verilog netlists)

Libliberty timing file

记录了celltiming信息及一定power信息。有的时候也可以用不可读的.db文件代替

.lib

Lef,library exchange format

记录了cell的形状、大小、出pin的信息、blockage的信息。让更高层级来使用。

.lef

Tftech file,或tlef,tech lef

记录了工艺参数信息Synopsys用的tfcadencetlef。另外tlef包含的信息可以很广,一些微小的设定也可能会在tlef里写。

.tf / .tlef

SdcSynopsys design constraints

时序约束文件,比如定义clockinput delay就在这个文件里。

.sdc

 Upf,unified power file

power相关的文件,定义不同power domain,指定power net,指定level shifter、iso、header cell等power相关的cell等。

.upf

Def,design exchange format

可以记录整个design物理信息

.def

GDS

版图信息文件,现在也有.oas文件格式

.gds (or .gds2 / .oas / .oasis)

Spi,spice model文件

记录逻辑连接关系。和netlist目的很像,使用场合不一样

.sp (or .sp / .cir)

Itf/nxtgrd/tlu+

抽取寄生参数所用的工艺文件,例如层间相对介电常数、电阻率这种参数。

Unknown

SPEF

记录net上rc信息

.spef

SDF

由SPEF计算得到的net上delay信息

.sdf

http://www.lryc.cn/news/311761.html

相关文章:

  • 【Web】Java反序列化之CC7链——Hashtable
  • NumPy数据处理详解的笔记2
  • xsslabs第四关
  • Qt下使用modbus-c库实现PLC线圈/保持寄存器的读写
  • C++ 滑动窗口
  • 【深度学习】TensorFlow基础介绍
  • springcloud:3.3测试重试机制
  • 【笔记】【电子科大 离散数学】 3.谓词逻辑
  • 倍增算法C++
  • uniapp制作--进步器的选择
  • 前端高频面试--查缺补漏篇
  • 【计算机学习】-- 网页视频加速
  • 系统运维-Linux配置C、C++、Go语言编译环境
  • 【设计模式】(二)设计模式六大设计原则
  • go-zero官网
  • Redis的应用场景以及常见问题(持续更新)
  • 前端添加压缩包内文件名称校验
  • redis02 安装
  • #QT(QT时钟)
  • T-RAG:结合实体检测的增强检索生成模型
  • u-boot: NAND 驱动简介
  • 史上最全的大数据开发八股文【自己的吐血总结】
  • 数据库学习案例20240304-mysql数据库案例总结(碎片,统计信息)
  • 【小白友好】LeetCode 删除并获得点数
  • c#委托、lambda、事件
  • 每日一练——9×9乘法表
  • 大白话解析LevelDB:ShardedLRUCache
  • GDOI2024游记
  • 学编程怎么样才能更快入手,编程怎么简单易学
  • Android 通知--判断通知是否有跳转