当前位置: 首页 > news >正文

ultrascale+mpsoc系列的ZYNQ中DDR4参数设置说明

ultrascale+mpsoc系列的ZYNQ中DDR4参数设置说明

    • 标题1 概述
    • 标题2 讲述平台
    • 标题3 ZYNQ的DDR设置界面参数
    • 标题4 DDR参数界面说明如下

标题1 概述

本文用于讲诉ultrascale+mpsoc系列中的ZYNQ的DDR4的参数设置与实际硬件中的DDR选型之间的关系,为FPGA设计人员探明道路。

标题2 讲述平台

逻辑选型平台如下图所示:
在这里插入图片描述

硬件设计上的PS端的DDR情况:2片型号为MT40A512M16-062的DDR4,组成位宽为32bit的整体存储空间。

标题3 ZYNQ的DDR设置界面参数

在这里插入图片描述

标题4 DDR参数界面说明如下

1) 1为DDR的时钟速率,数据速率为2倍,比如这里1200MHZ,速率为2400MHZ;
2) 2为Effective DRAM bus Width:实际有效DRAM的总线位宽,即DDR的总的数据位宽,本例程是32(每片DDR有16bit,2片总共32bit);
3) 3为速率限制根据实际需求设置,本例程选择2400;
4) 4~10是根据3的选择对应DDR手册设置,如下图所示:
在这里插入图片描述

5) 12为一片DDR的数据位宽,本例程使用的为16;
6) 13为一片DDR的存储大小,本例程使用的DDR是MT40A256M16,因此一片DDR的存储大小为512M*16bit=8192Mbit;
7) 14与15是对应的手册填写,如下图所示,本例程分别为1,15;
在这里插入图片描述

8) 11通常设置为0,说明如下图所示;
在这里插入图片描述

9) 红框里的DDR size为最终设置的DDR的存储空间大小,得出依据为:
(Effective DRAM Bus Width/DRAM IC BUS Width(per die))*DRAM Device Capacity(pei die) = (1/12)*13 (图上的序号)=(32bit/16bit)*8192Mbit=16384Mbit=2048MByte=2GByte;

http://www.lryc.cn/news/228127.html

相关文章:

  • maven-六类属性
  • 微服务概念
  • 响应式摄影科技传媒网站模板源码带后台
  • 探索C#事件(Event)的强大应用
  • 学习c#的第四天
  • 解析JSON字符串:属性值为null的时候不被序列化
  • 短视频短剧小程序系统:用技术丰富你的碎片时间
  • 服务器数据恢复—磁盘出现坏道掉线导致raid5阵列崩溃的数据恢复案例
  • Android R.fraction
  • C语言精华题目锦集1
  • 头歌答案Python——JSON基础
  • TDengine 与煤科院五大系统实现兼容性互认,助力煤矿智能化安全体系搭建
  • 231030期就业班开班咯!我在前方护航,让你稳稳入职
  • 小白学安全-漏洞编号的理解 CVE/CAN/BUGTRAQ/CNCVE/CNVD/CNNVD
  • 助力燃气安全运行:智慧燃气管网背景延展
  • 低代码、零代码开源与不开源:区别解析
  • LabVIEW中如何在网络上使用远程VI服务器
  • Centos 7rc.local脚本命令开机不执行及指定用户启动的方法
  • mysql 的存储过程
  • http客户端简单demo
  • 解决UniAD在高版本CUDA、pytorch下运行遇到的问题
  • ADC、DMA以及串口之间的联系和区别?
  • jupyter lab配置列表清单
  • 爱发电 OAuth 登录 SDK for Remix
  • Wpf 使用 Prism 实战开发Day05
  • 性能压测工具:Locust详解
  • vmware 修改主机名称 hadoop 服务器环境配置(一)
  • 淘宝店铺订单插旗接口(taobao.trade.memo.update淘宝店铺订单交易备注修改接口)
  • py文件如何打包成exe?如何压缩文件大小?
  • SQL优化相关(持续更新)