当前位置: 首页 > news >正文

FPGA-Vivado-IP核-逻辑分析仪(ILA)

ILA IP核

背景介绍

    在用FPGA做工程项目时,当Verilog代码写好,我们需要对代码里面的一些关键信号进行上板验证查看。首先,我们可以把需要查看的这些关键信号引出来,接好线通过示波器进行实时监测,但这会用到大量的线材与仪器设备,增加了项目开发的难,且这样成本较高,非常不利于初学者。

    此时,使用Xilinx旗下Vivado软件自带的逻辑分析仪(ILA)IP核就能很好的解决对代码内部信号分析的问题。不过,该IP核会占用板卡的部分资源。

ILA IP核运行原理

    首先,我们将待测模块的信号引出给ILA,ILA通过JTAG接口连接仿真器与我们的电脑相连接。这样我们就可以在PC上实时监测待测模块的数据变化。

 ILA IP核的使用

    关于ILA IP核的使用与IP核中各个参数所代表的意思,可以参考CSDN上以下的两篇文章

    FPGA学习笔记(5)——硬件调试与使用内置的集成逻辑分析仪(ILA)IP核

    FPGA — Vivado下ILA(逻辑分析仪)详细使用方法

代码演示

1、注意ILA的所有信号均位输入信号

2、主要需要监测信号的位宽

3、以下代码表示,我们需要对三个信号进行监测,这三个信号的位宽分别为1、1、26

// ila_0.veo中代码
ila_0 your_instance_name (.clk(clk), // input wire clk.probe0(probe0), // input wire [0:0]  probe0  .probe1(probe1), // input wire [1:0]  probe1 .probe2(probe2) // input wire [25:0]  probe2
);

 上板验证需要注意的点

    在文章FPGA — Vivado下ILA(逻辑分析仪)详细使用方法中,关于上板弹出界面的操作及操作代表的含义已有详细说明。如下图展示的ILA Croe 的状态控制和显示窗口。

    以及下图所展示的信号产生触发信号时的条件设置。这些都是需要理解的点,在调试的过程中需要反复的去点击这些设置,才能很好的将该IP核的作用发挥出来,同时也能提高我们编程的效率。

http://www.lryc.cn/news/454082.html

相关文章:

  • 基于webComponents的纯原生前端框架
  • OpenCV-背景建模
  • 一个简单的摄像头应用程序6
  • Pikachu-目录遍历
  • 用Python实现基于Flask的简单Web应用:从零开始构建个人博客
  • IDEA的lombok插件不生效了?!!
  • CSP-S 2022 T1假期计划
  • 为什么要学习大模型?AI在把传统软件当早餐吃掉?
  • 全流程Python编程、机器学习与深度学习实践技术应用
  • pWnos1.0 靶机渗透 (Perl CGI 的反弹 shell 利用)
  • jquery on() 函数绑定无效
  • 数字化转型与企业创新的双向驱动
  • [uni-app]小兔鲜-07订单+支付
  • Oracle数据库中表压缩的实现方式和特点
  • 【C语言】基础篇
  • Meta MovieGen AI:颠覆性的文本生成视频技术详解
  • 个人文章合集 - 前端相关
  • R语言的下载、安装及环境配置(RstudioVSCode)
  • 解决使用重载后的CustomWidget无法正常显示但原生的QWidget却能正常显示的问题
  • 微服务Sleuth解析部署使用全流程
  • 最具有世界影响力的人颜廷利:全球著名哲学家思想家起名大师
  • Ubuntu22.04 Docker 国内安装最靠谱教程
  • ceph pg rebalance
  • 大模型/Sora/世界模型之间是什么关系,对自动驾驶的意义是什么?
  • 17岁孩子开发AI应用,4个月入百万,人人都是AI产品经理的时代快来了
  • Django一分钟:DRF ViewSet烹饪指南,创建好用的视图集
  • SEO友好的wordpress模板 应该具体哪些特征
  • 1.MySQL存储过程基础(1/10)
  • linux中使用docker命令时提示权限不足
  • Lucene最新最全面试题及参考答案