当前位置: 首页 > news >正文

xilinx系列FPGA基于VIVADO的pin delay列表生成说明

目录

    • 1 概述
    • 2 示例平台
    • 3 操作说明
    • 4 注意事项

xilinx系列FPGA基于VIVADO的pin delay列表生成说明

1 概述

本文用于讲诉xilinx系列FPGA基于VIVADO的pin delay列表生成说明,以及一些注意事项,为FPGA设计人员探明道路。
Pin delay 即FPGA内部die到pin的延时数据。

2 示例平台

FPGA型号:xczu47dr-ffvg1517-2-i
Vivado版本:VIVADO 2022.2

3 操作说明

1)打开vivado 找到tcl console输入命令窗口,输入命令:
(link_design -part xczu47dr-ffvg1517-2-i)
回车进入下一步;

在这里插入图片描述

2)再次输入命令(write_csv fpga_pin_delay)回车进入下一步
在这里插入图片描述

3)之后在vivado给出的路径下找到pin delay 文件,如下图所示:
在这里插入图片描述

4)用excel打开pin delay 文件可以看到其格式如下所示:
在这里插入图片描述

4 注意事项

1) 命令(link_design –part FPGA型号)中的FPGA型号一定要对应vivado可以选择器件的型号,是全称;
2) 命令(write_csv 表格命名)中的表格命名随意,根据自己的需要即可;
3) 第一步打开的vivado界面一定要是一个空白的界面,不能在已有工程下打开;
4) 使用的vivado版本一定要能支持所生成FPGA型号,例如本例中的xczu47dr-ffvg1517-2-i在vivado2018.3及以下版本就不支持。

http://www.lryc.cn/news/253741.html

相关文章:

  • 1.vue学习笔记(vue简介+API风格+开发前的准备)
  • 树莓派学习:学习opencv+用opencv获取树莓派mjpg摄像头视频流
  • 探索Playwright的现代自动化测试力量
  • 游戏mod制作--引擎与解包
  • 3D模型制作木质纹理贴图
  • [足式机器人]Part2 Dr. CAN学习笔记-数学基础Ch0-4线性时不变系统中的冲激响应与卷积
  • CSS BFC特性和应用
  • 软件工程 - 第8章 面向对象建模 - 3 - 动态建模
  • Stable Diffusion AI绘画系列【16】:霸气侧漏的二次元武侠风
  • 第二证券:苹果市值重返3万亿美元,关键因素并非人工智能
  • 西南科技大学C++程序设计实验六( 继承与派生一)
  • MySQL 性能优化
  • 求职招聘小程序源码系统 全开源源代码:找工作+招人才 平台级别运营版 附带完整的搭建教程
  • 26、卷积 - 实际上是一个特征提取器
  • web前端之vue3
  • 原来在C++的类中声明函数时可以不写参数名只写参数类型
  • 独孤思维:这里有蓝海项目,你要吗?
  • 外卖平台推荐算法的优化与实践
  • CONTROLLING VISION-LANGUAGE MODELS FOR MULTI-TASK IMAGE RESTORATION
  • HarmonyOS应用开发——页面
  • Java流Stream使用详解(练习)
  • 请介绍一下MySQL的存储引擎及其特点
  • Python---魔术方法
  • 手把手教你注册意大利商标
  • pandas详细笔记
  • win11安装(未完待续)
  • python之记录程序运行时长工具
  • .Net core 6.0 升8.0
  • MacDroid Pro for Mac – 安卓设备文件传输助手,实现无缝连接与传输!
  • 【EtherCAT详解】基于Wireshark的EtherCAT帧结构解析