当前位置: 首页 > news >正文

【EDA软件】【应用功能子模块网表提供和加载编译方法】

1.背景

使用者做FPGA应用开发,将开发成果交给自己的客户,但是并不想提供RTL源码以及加密的源码,只想提供网表文件。

2.方法

2.1 指定应用功能子模块设置为Top层;

2.2 运行综合,在outputs文件夹下会生成该应用功能子模块*.aib和*.bv文件;

2.3 在现有的工程中加载应用功能子模块*.aib和*.bv文件,上一级模块做好连线;

2.4 运行编译。

3.举例说明

3.1 原工程说明

eth_evb_v1_4_top.v

module ETH_EVB_V1_4(input           ext_osc_clk     ,   // 20Minput           sw_rst_n        ,input           uart0_rx        ,output  wire    uart0_tx
);wire            mcu_clk             ;
wire            fpga_clk            ;
wire            pll_locked          ;
wire            sys_rst_n           ;
wire            por_locked          ;pll_v1 u_pll_v1(.clkin0     (   ext_osc_clk     ), // i.locked     (   pll_locked      ), // o.clkout0    (   fpga_clk        ), // o.clkout1    (   mcu_clk         )  // o
);por_v1_1 u_por_v1_1(.O          (   por_locked      )
);assign  sys_rst_n = sw_rst_n & pll_locked & por_locked;soc_system_v1 u_soc_system_v1(.m3soc_clk_o                (   mcu_clk         ),.m3soc_clken                (   1'b1            ),.m3soc_rstn                 (   sys_rst_n       ),.u_m3soc_uart0_cts_n_i      (                   ),.u_m3soc_uart0_dcd_n_i      (                   ),.u_m3soc_uart0_dsr_n_i      (                   ),.u_m3soc_uart0_ri_n_i       (                   ),.u_m3soc_uart0_dtr_n_o      (                   ),.u_m3soc_uart0_out1_n_o     (                   ),.u_m3soc_uart0_out2_n_o     (                   ),.u_m3soc_uart0_rts_n_o      (                   ),.u_m3soc_uart0_sin_i        (   uart0_rx        ),.u_m3soc_uart0_sout_o       (   uart0_tx        ),.u_m3soc_uart0_sir_in_i     (                   ),.u_m3soc_uart0_sir_out_n_o  (                   ),.u_m3soc_uart0_baudout_n_o  (                   )
);endmodule

该工程top层,例化三个模块pll_v1 、por_v1_1 和soc_system_v1 ,实现ARM硬核 UART的功能。

EDA工具的层次结构如图1:

图1

3.2 指定应用功能子模块设置为Top层

以por_1_1举例,设置por_v1_1为Top层。在该子模块点右键,左键“Set As Top Module”,如图2:

图2

设置完成后,EDA界面的变化,por_v1_1的前面的IP变成了"T"字样,说明已经设置成为Top层,如图3:

图3

3.运行综合

运行Synthesize->Run Synthesis Without IO,运行完成后在工程的outputs文件会生产该子模块的*.aiv和*bv文件,如图4:

图4

4.新建工程验证

为了验证使用*.aiv和*bv文件的正确性,依然使用原工程的代码,只是将源代码por_v1_1.v删除,替换为por_v1_1.aiv和por_v1_1.bv。

点击工程右键,“Add Existing File”,选择*.aiv和*.bv所在路径,文件类型选择“All Files”,如图5:

图5

添加后的EDA界面的变化,如图6:

图6

编译、加载、上板验证过程不在此赘述,可以查阅京微齐力相关文档。

验证两个*.acf,二者的打印相同并且符合预期。

http://www.lryc.cn/news/575149.html

相关文章:

  • 【番外篇】TLS指纹
  • sentinel与seata组件在微服务中的基本作用
  • 文档处理控件Aspose.Words教程:在.NET中将多页文档转换为单个图像
  • AES加密:为你的PDF文档加上一道钢铁防线
  • 用Rust写平衡三进制乘法器
  • C++ GDB 调试
  • 局域网环境下浏览器安全限制的实用方法
  • MAC、IP地址、TCP、UDP、SSL、OSI模型
  • SpringCloud系列(36)--SpringCloud Gateway简介
  • 在树莓派上用 .NET8.0 挂载TCP服务端
  • 使用 Spread.net将 Excel 中的文本拆分为多段
  • 数据文件写入技术详解:从CSV到Excel的ETL流程优化
  • BGP边界网关协议
  • 【基础篇-消息队列】——如何通过网络传输结构化的数据( 序列化与反序列化)
  • Class00.3矩阵计算
  • Linux进程控制与进程间通信(IPC)全面指南
  • Prompt:面向目标的提示词
  • Java如何导出word(根据模板生成),通过word转成pdf,放压缩包
  • aspose.word在IIS后端DLL中高并发运行,线程安全隔离
  • Java8 Stream流:Stream流的思想和获取Stream流
  • CTF Writeup: [强网杯 2019]随便注挑战解析
  • selenium UI自动化元素定位中classname和CSS区别
  • 渗透靶场:事件和属性被阻止的反射xss
  • Vue+ECharts后台仪表盘加载地图功能
  • Android14音频子系统-ASoC-ALSA之DAPM电源管理子系统
  • 个人技术文档库构建实践:基于Cursor和GitHub的知识管理系统(含cursor rules)
  • Github Copilot协助解决cucumber插件不支持async/await
  • 【Orange Pi Zero 3】-usb摄像头项目
  • 服务器性能优化通用方案
  • 一个项目中调用两个不同后台,前端如何优雅实现无感刷新Token调用接口