当前位置: 首页 > news >正文

FPGA时许约束与分析 1

1、时钟的基本概念   

     1.1   时钟定义:

                 同步设计:电路的状态变化总是由某个周期信号的变化进行控制的,在这个信号的 posedge 或者是 negedge 都可以作为电路状态的触发条件。

                时钟:在同步设计中,这个信号 叫做时钟。

        理想的时钟模型是一个占空比 50%的周期工期的方波。

    1.2    时钟偏差:

        如果时钟信号不规律或者伴随噪音,有可能会打乱电路运行时序,使得设计失去既定的功能和性能。FPGA最基本的clk 通常 来自于 外部的 晶振,它可以提供相对稳定的clk 。FPGA内部也可以使用 PLL 分频 或者 倍频 。

        时钟抖动:虽然时钟抖动一般都是  ps ,但是对于几百MHz的clk而言,时钟抖动的占比还是不容忽视的。所以在FPGA时许约束中,会将此作为时钟不确定性约束(Uncertainty)。

     2、   建立时间与保持时间

                建立时间 Tsu:是指在clk到来之前,数据要保持稳定的时间。

                保持时间 Th:是指才clk posedge到来之后,数据要保持稳定的时间。

    3、 reg 2 reg 的时许路径分析

                3.1        数据路径和时钟路径

                3.2        数据到达路径和数据需求路径

        数据到达路径:数据在两个reg之间传输的实际路径,由此路径可以算出数据在两个reg之间传输的实际时间。

        数据需求路径:为了确保稳定可靠有效的传输(满足setup time 和 hold time),数据在两个reg之间传输的理论所需时间的计算路径。

                3.3        启动沿、锁存沿、hold time和setup time关系

        启动沿:launch edge

        锁存沿:latch edge

        建立时间关系:setup relationship

        保持时间关系:hold relationship

        数据需求时间:data requirement time

                3.4        reg 2 reg 路径分析

        时间定义:

                Tc2i:        clk到reg1的时钟网络延时

                Tc2j:        clk到reg2的时钟网络延时

                Td:          上一级reg的input锁存之后,到下一级reg input锁存的时间。

                Tsu:        setup 时间

                Th:        hold 时间

4、引脚到reg的时序路径分析

        4.1        系统同步接口与源同步接口

                FPGA和外部芯片的同步信号接口,根据clk的来源可以分为 系统同步接口和源同步接口两大类。

                系统同步接口:FPGA与外部芯片之间的通信时钟都由外部同一clk(系统时钟)产生。

                源同步接口:FPGA与外部芯片之间的通信时钟都由源reg所在的一侧(output 端)产生。

        4.2        系统同步接口的时许分析

        4.3        源同步接口的路径分析

5、reg到pin的时许路径分析

        5.1        系统同步接口的路径分析

        5.2        源同步接口的路径分析

6、pin 到 pin 的时许路径分析

        

                

                

                

        

   

        

http://www.lryc.cn/news/545623.html

相关文章:

  • 【STM32F103ZET6——库函数】6.PWM
  • 基于SpringBoot + Vue的商城购物系统实战
  • Perl 调用 DeepSeek API 脚本
  • 2025国家护网HVV高频面试题总结来了01(题目+回答)
  • 【前端基础】3、HTML的常用元素(h、p、img、a、iframe、div、span)、不常用元素(strong、i、code、br)
  • 【前端场景题】如何应对页面请求接口的大规模并发问题
  • Sublime Text4安装、汉化
  • Python PDF文件拆分-详解
  • MacDroid for Mac v2.3 安卓手机文件传输助手 支持M、Intel芯片 4.7K
  • 人大金仓国产数据库与PostgreSQL
  • 阿里云 Qwen2.5-Max:超大规模 MoE 模型架构和性能评估
  • C++ 标准库容器的常用成员函数
  • MySQL双主搭建-5.7.35
  • Uniapp开发微信小程序插件的一些心得
  • Vscode通过Roo Cline接入Deepseek
  • 不同规模企业如何精准选择AI工具: DeepSeek、Grok 和 ChatGPT 三款主流 AI 工具深度剖析与对比
  • 如何有效判断与排查Java GC问题
  • 【笔记】用大预言模型构建专家系统
  • Android SystemUI深度定制实战:下拉状态栏集成响铃功能开关全解析
  • 【Python】基础语法三
  • [Computer Vision]实验六:视差估计
  • 【 开发知识点 一 】 随机数生成器 /dev/urandom 和 /dev/random
  • LabVIEW虚拟弗兰克赫兹实验仪
  • LLC谐振变换器恒压恒流双竞争闭环simulink仿真
  • TVbox蜂蜜影视:智能电视观影新选择,简洁界面与强大功能兼具
  • Python 绘制迷宫游戏,自带最优解路线
  • vue3学习-1(基础)
  • deepseek使用记录18——文化基因之文化融合
  • Hadoop简介
  • 密码学(哈希函数)