当前位置: 首页 > news >正文

芯片级IO (Pad) Ring IP Checklist

SoC top顶层数字后端实现都会涉及到IO Ring (PAD Ring)的设计。这里面包括VDD IO,VDDIO IO, Signal IO, Corner IO,Filler IO,IO power cut cell等等。

数字后端零基础入门系列 | Innovus零基础LAB学习Day2

数字IC后端实现TOP Floorplan专家秘籍

在这里插入图片描述
一般数字后端工程师完成soc top floorplan后都需要进行io ring的review。这个review主要是根据以下的check items来展开。完整版io ring checklist见下图表格所示。
IO Ring Checklist表格

IP主要也是涉及各个power net的连接要求,主要体现在power net的层次和宽度。

在这里插入图片描述

比如,这里以SMIC PLL为案例。它有一对Digital的电源和一对Analog的电源,分别是DVDD+DVSS和AVDD+AVSS。而且还需要加diode二极管,用来做AVSS和VSS之间的背靠背二极管。

在这里插入图片描述

芯片中的所有IP都应该按照这个表格来列出。甚至还需要算出IP的pg pin到IO PAD之间的电阻。

在这里插入图片描述

还有顶层soc top上很多模拟IP的ESD保护电路设计也需要进行reveiw。

这里以TSMC台积电Efuse IP的ESD保护电路设计为例来说明。

正常efuse这个IP都是不带IO和esd保护的。所以在做数字后端实现时需要添加好对应的IO和ESD保护电路。

ESD保护电路主要由IO CELL,Bump PAD和ESD Macro组成。这里的ESD Macro其实就是我们通常所说的ESD Clamp cell。这里需要确保R1ESD的电阻要小于R1EFUSE!确保当外部有大电流时,会走ESD保护电路这个分支,从而把ESD泄放掉。

在这里插入图片描述

http://www.lryc.cn/news/506458.html

相关文章:

  • 计算机毕业设计论文指导
  • Electron-Vue 开发下 dev/prod/webpack server各种路径设置汇总
  • Vue.js前端框架教程9:Vue插槽slot用法
  • 初学stm32 --- NVIC中断
  • Jest 入门指南:从零开始编写 JavaScript 单元测试
  • 【Java Web】Axios实现前后端数据异步交互
  • React 第十七节 useMemo用法详解
  • 鸿蒙项目云捐助第十五讲云数据库的初步使用
  • 如何构建一个可信的联邦RAG系统。
  • 【深度学习之三】FPN与PAN网络详解
  • Qt学习笔记第71到80讲
  • 以管理员身份运行
  • 用 Python 实现井字棋游戏
  • 06 实现自定义AXI DMA驱动
  • SpringBoot集成ENC对配置文件进行加密
  • 初学stm32 ——— 串口通信
  • qwt 多Y轴 项目效果
  • Java中通过ArrayList扩展数组
  • Java:链接redis报错:NoSuchElementException: Unable to validate object
  • datasets库之load_dataset
  • React Router常见面试题目
  • sequelize-cli 封装登录接口
  • 使用 Elasticsearch 查询和数据同步的实现方法
  • QTday1作业设置简易登录界面
  • RC低通滤波器和LR低通滤波器,LC低通滤波器该怎么选择
  • 芯旺微KF32A156芯片ADC配置
  • 【Token】校验、会话技术、登录请求、拦截器【期末实训】实战项目学生和班级管理系统\Day15-后端Web实战(登录认证)\讲义
  • [Unity Shader] 【游戏开发】【图形渲染】Shader数学基础3:矢量与标量的乘法与除法详解
  • javalock(四)AQS派生类之Semphore逐行注释
  • 【C语言】头文件”“和<>的详解