当前位置: 首页 > news >正文

Cadence学习笔记 2 PCB封装绘制

基于Cadence 17.4,四层板4路HDMI电路


更多Cadence学习笔记:
Cadence学习笔记 1 原理图库绘制


目录

 2、PCB封装绘制


 2、PCB封装绘制

        封装尺寸如下。

        用Allegro做PCB封装前,要先做焊盘(Allegro 比AD、PADS多一个步骤:绘制焊盘,再封装)。焊盘编辑器 Padstack Editor 17.4。
        看DataSheet中引脚焊盘的尺寸。L=0.6mm,补偿值0.3~1mm。此次内侧和外侧都补偿0.6mm,总长就1.8mm。宽度b=0.2mm,补偿值0~0.2mm。如果补偿0.2mm那就是0.4mm,但管脚的间距为0.5mm,此时就间隔0.1mm,做不了阻焊桥。所以少补点,宽度就0.3mm。
        选择SMD和Rectangle。在BEGIN Layer设置焊盘形状和尺寸

        阻焊层比焊盘尺寸大个0.15mm,钢网层和焊盘尺寸相同。
        保存路径中不要有中文,否则会报错
 

        下面进行PCB封装创建。打开PCB Editor 17.4,选择PCB Designer。
        CTRL+N,新建文件,选择Package Symbol封装标志。

        设置单位为mm。将Display中的modes全部勾选上

        放置焊盘,Layout-Pins,点击右边的PadStack 的地址,发现没有焊盘。重新设置焊盘的路径,padpath,设置为刚刚的LIB

        先放置1管脚,最下面的位置。当时焊盘画的是竖直方向的,所以要旋转90°。输入最左下角的焊盘的中心位置x -4.75 -6.7(很容易计算,一定算的是中心位置)。

        绘制装配线和丝印框。栅格grid的距离是0.5mm

        添加1脚标识,将rgid调整为0.1mm。
        点击保存,提示缺失位号。在丝印层和装配层分别添加Text,写上REF保存即可

http://www.lryc.cn/news/502081.html

相关文章:

  • 网络安全——防火墙
  • 【CSS in Depth 2 精译_074】第 12 章 CSS 排版与间距概述 + 12.1 间距设置(下):行内元素的间距设置
  • 短视频矩阵抖音SEO源码OEM独立部署
  • 使用docker快速部署Nginx、Redis、MySQL、Tomcat以及制作镜像
  • 在ensp中ACL路由控制实验
  • μC/OS-Ⅱ源码学习(3)---事件模型
  • Jmeter进阶篇(30)深入探索 JMeter 监听器
  • 虚幻引擎的工程目录结构
  • 深度学习中的yield
  • 数据库数据恢复—ORACLE常见故障有哪些?如何恢复数据?
  • 使用JavaScrip和HTML搭建一个简单的博客网站系统
  • 算法-字符串-76.最小覆盖子串
  • Python爬虫之Selenium的应用
  • 粉丝生产力与开源 AI 智能名片 2+1 链动模式商城小程序的融合创新与价值拓展
  • 红黑树(Red-Black Tree)
  • Cocos 资源加载(以Json为例)
  • 解决 IntelliJ IDEA 启动错误:插件冲突处理
  • SQL——DQL分组聚合
  • Ripro V5日主题 v8.3 开心授权版 wordpress主题虚拟资源下载站首选主题模板
  • 分布式搜索引擎之elasticsearch基本使用2
  • java学习-第十五章-IO流(java.io包中)
  • 企业如何实现数据从源端到消费端的全链路加工逻辑可视化?
  • Toxicity of the Commons: Curating Open-Source Pre-Training Data
  • Python 单例模式工厂模式和classmethod装饰器
  • 计算机键盘简史 | 键盘按键功能和指法
  • 【数字信号处理】期末综合实验,离散时间信号与系统的时域分析,离散信号 Z 变换,IIR 滤波器的设计与信号滤波,用窗函数法设计 FIR 数字滤波器
  • 面试技术点之安卓篇
  • Windows Terminal ssh到linux
  • 自适应卡尔曼滤波(包括EKF、UKF、CKF等)的创新思路——该调什么、不该调什么
  • SpringBoot项目监听端口接受数据(NIO版)