当前位置: 首页 > news >正文

傻白探索Chiplet,文献阅读笔记汇总(十二)

Summary方便分类管理

Article文献出处

方便再次搜索

Data文献数据

总结归纳,方便理解

Comments对文献的想法)/Why为什么看这篇文献强迫自己思考方便再次搜索

作者

文献题目

文献时间

目的

结论

背景介绍

  1. 记录看文献时的一些思路,以及发现文献的一些不足
  2. 从以下三个原因中选原因:
  • 了解课题背景
  • 用于实验设计
  • 用于写作模仿

Multi-chiplet Simulator

  1. A Methodology for Simulating Multi-chiplet Systems Using Open-source Simulators
  2. 王小航团队
  3. September 7–9, 2021
  4. NANOCOM

(1)背景介绍

  1. Chiplet间的通信仿真缺乏精度比如:interposer级别的互连延迟、power model等
  2. 无法进行大规模的并行仿真,无法承担成百上千的cores并行仿真
  3. Chiplet的设计空间非常具有挑战性,因为设计空间比设计单个SoC要大得多。

(2)目的

  1. 提供一种使用开源模拟器模拟Multi-chiplet系统的方法

(3)结论

  1. 芯片间和芯片内大规模互连系统可并行仿真
  2. 提供的multi-chiplet系统包括:分布式和共享内存模型
  3. 提供了一个修改Gem5源码的开源Chiplet模拟器

(4)主要实现手段

  1. 远程读写协议
  2. 模拟器进程间通信和同步协议
  3. 内存模型和编程模型

(5)实验结果

  1. 实验配置和benchmarks
  2. 矩阵乘法和BFS实验结果表明:随着Chiplet数量增加性能会提升(S1的减少可能由于通信开销)
  3. S5(popnet网络模拟器)实验结果表明:随着包注入率增加网络延迟增大迅速
  4. 图8显示了不同模拟器使用不同数量的Chiplet进程并行化模拟时的仿真时间(矩阵乘法)

用于实验设计:

  1. 了解多Chiplet间的仿真细节的具体实现
  2. 考虑如何和毕业设计“Chiplet设计空间探索”联系起来
  3. 如何复用该Chiplet模拟器实现需求
  4. (33条消息) 傻白探索Chiplet,A Methodology for Simulating Multi-chiplet Systems UsingOpen-source Simulators(十)_好啊啊啊啊的博客-CSDN博客

Deadlock-freedom Routing

  1. Modular Routing Design for Chiplet-based Systems
  2. Jieming Yin.(AMD)
  3. 2018 ACM/IEEE 45th ISCA

(1)背景介绍

  1. individual chiplets是独立设计的有自己的NoC,无死锁且内部可以正常通信,但将几个NoC连接在一起可能会引入新的resource cycle,从而导致跨芯片之间的循环依赖关系,很容易导致死锁

(2)目的

  1. 通过引入一种简单的,模块化的,优雅的方法来确保multi-chiplet system的deadlock-freedom

(3)结论

  1. 可在无需其它chiplets或interposer's NoC细节的情况下独立设计,而prior-art不支持这个属性,故可以在高性能的情况下消除死锁,开发了一种composable, highly-modular, chiplet-based的方法来实现各种拓扑的routing;
  2. 提出了一个关键抽象点:从单个chiplet的角度来看,系统的其余部分可以被抽象到单个虚拟节点中,基于此设置了boundary router 和 turn restriction的方法

(4)主要实现手段

  1. 尽可能地隔离chiplets和interposer的设计,允许对chiplets和interposer进行独立的负载均衡优化,同时保持整个系统的routing是deadlock-free的。
  2. Boundary Router Placement and Turn Restriction Algorithm
  3. Interposer NoC Confifiguration

(5)实验结果

  1. 实验设置和benchmark
  2. 对比试验1:Basic Throughput Evaluations with Synthetic Traffific
  3. 对比试验2:Application-level Impact
  4. 消融实验:broader applicabilityA.验证实验设置guideline的有效性
  5. 其它实验:Other Chiplet Packaging Options

了解课题背景:

  了解多chiplet通信的死锁问题

(25条消息) 傻白探索Chiplet,Modular Routing Design for Chiplet-based Systems(十一)_好啊啊啊啊的博客-CSDN博客

http://www.lryc.cn/news/4013.html

相关文章:

  • #电子电气架构——Vector工具常见问题解决三板斧
  • 文本三剑客之grep
  • pwn手记录题1
  • 自动驾驶规划 - Apollo Lattice Planner算法【1】
  • 以太坊数据开发-Web3.py-安装连接以太坊数据
  • 【触摸屏功能测试】MQTT_STD本地调试说明-测试记录
  • 六十分之十三——黎明前
  • 【Call for papers】CRYPTO-2023(CCF-A/网络与信息安全/2023年2月16日截稿)
  • 线程的信号量和互斥量
  • 关于Linux,开源社区与国产化的本质区别
  • Win11下Linux子系统迁移方法及报错解决
  • python维护的一些基础方法
  • C语言 数组元素的指针
  • (C语言)指针进阶
  • DS期末复习卷(三)
  • Java链表模拟实现+LinkedList介绍
  • MySQL——单表、多表查询
  • 关于表的操作 数据库(3)
  • C++:红黑树
  • 每天一道算法题の中缀表达式
  • Dar语法基础-泛型
  • rt-thread------串口(一)配置
  • Android - 自动系统签名
  • SSH 服务详解 (八)-- vscode 通过 SSH 远程连接 linux 服务器
  • 【PTA Advanced】1060 Are They Equal(C++)
  • 仿真与测试:通过Signal Builder模块生成输入信号
  • 云计算培训靠谱吗?
  • 力扣SQL刷题10
  • 31 岁生日快乐,Linux!
  • 分布式ID生成方案