当前位置: 首页 > news >正文

设置AXI主寄存器切片和AXI数据FIFO

设置AXI主寄存器切片和AXI数据FIFO
打开MHS文件,并为每个AXI主机设置启用寄存器切片/启用数据FIFO。到
确定正确的设置,使用下表中的信息搜索MHS。
进行搜索时,将<intf_name>替换为相关的BUS_INTERFACE名称。
例如,BUS_INTERFACE M_AXI_MM2S的<intf_name>为
M_AXI_MM2S,并且BUS_INTERFACE M_AXI_GP0的<intf_name>将是M_AXI_GPO。
笔记
•每个IP可能有多个AXI主接口。
•AXI主设备连接到AXI互连从设备连接。在“从属”中进行选择
“接口”选项卡。

设置AXI从寄存器切片和AXI数据FIFO
打开MHS文件,并为每个AXI从机设置启用寄存器切片/启用数据FIFO。到
确定正确的设置,使用下表中的信息搜索MHS。
将<intf_name>替换为相关的BUS_INTERFACE名称。例如
BUS_INTERFACE S_AXI的<intf_name>为S_AXI
BUS_INTERFACE S_AXI_HP0将是S_AXI_HPO。
笔记
•每个IP可能有多个AXI从接口。
•AXI从设备连接到AXI互连主设备连接。您在Master中进行选择
“接口”选项卡。

验证设计
单击验证设计按钮以帮助解决可能包括信号的设计问题,
连接或其他问题。
验证的XPS和IP Integrator设计之间的参数
基于Zynq平台处理器的AXI主从式设计
1.确保XPS设计已生成网表。这将为创建顶级IP包装文件
<xps_project>/hdl目录中的每个IP。
例如,<xps_project>/hdl/system_leds_4bits_wrapper.vhd包含
EDK设计中AXI_GPIO的包装器。包装的重要部分是
映射到参数,如下所示。

C_GPIO_WIDTH => 4,
C_GPIO2_WIDTH => 32,
C_ALL_INPUTS => 0,
C_ALL_INPUTS_2 => 0,
C_INTERRUPT_PRESENT => 1,
C_DOUT_DEFAULT => X"00000000",
C_TRI_DEFAULT => X"ffffffff",
C_IS_DUAL => 0,
C_DOUT_DEFAULT_2 => X"00000000",
C_TRI_DEFAULT_2 => X"ffffffff"
2.在Tcl控制台中,获取IP的属性。例如,在Tcl控制台中,使用
以下命令:
report_property [get_bd_cells axi_gpio_0]
在Tcl控制台的报告中,重要的行包含C_,这些行用于参数。
以下示例显示了用于比较的行。
CONFIG.C_ALL_INPUTS string false true 0
CONFIG.C_ALL_INPUTS_2 string false true 0
CONFIG.C_ALL_OUTPUTS string false true 1
CONFIG.C_ALL_OUTPUTS_2 string false true 0
CONFIG.C_DOUT_DEFAULT string false true 0x00000000
CONFIG.C_DOUT_DEFAULT_2 string false true 0x00000000
CONFIG.C_GPIO2_WIDTH string false true 32
CONFIG.C_GPIO_WIDTH string false true 4
CONFIG.C_INTERRUPT_PRESENT string false true 1
CONFIG.C_IS_DUAL string false true 0
CONFIG.C_TRI_DEFAULT string false true 0xFFFFFFFF
CONFIG.C_TRI_DEFAULT_2 string false true 0xFFFFFFFF
比较参数,除C_all_OUTPUTS和
C_ALL_OUTPUTS_2,这是最新的用于IP积分器的AXI GPIO IP上的新参数。
3.设置这些参数时,请查找参数中的添加或差异
适当IP产品规范的值。
如果需要更改参数:
双击方框图中的IP实例,并对其进行适当的参数更改
更新XCI文件。
如果在GUI中找不到参数:
a.在方框图中选择IP。
b.选择“块特性”下的“特性”选项卡。
c.展开Config(配置)并输入参数值。
d.恢复report_property命令,必要时进行修改。
e.单击“验证设计”以确保设计不存在任何问题。
完成设计
1.在“源”选项卡中,右键单击design_1,然后选择“生成输出产品”。
2.单击“生成”。
3.在Sources选项卡中,生成后,右键单击design_1,然后选择Create HDL Wrapper。
4.为Vivado选择“确定”以管理顶级包装。
5.创建一个XDC文件,锁定(1)设计中与板无关的引脚或(2)
MIG的附加约束。例如,XDC文件可能会锁定的位置
MIG的复位引脚和DCI_ CASCADE设置。
http://www.lryc.cn/news/356212.html

相关文章:

  • Golang协程和通道
  • Enable Full Line suggestions 启用全行建议
  • Java 文件操作和输入输出流
  • MyBatis中的Where标签:提升你的SQL查询效率
  • Docker(三) 容器管理
  • 自己动手写docker——Namespace
  • 【前端学习笔记】HTML基础
  • JS Lab
  • Vue:快速上手
  • HTML并集,交集,子代,后代选择器
  • 关于pdfbox读取pdf
  • 汽车电子零部件(14):TMS热管理系统
  • 代码模板,Cookie和Session
  • Nginx配置及优化
  • HashMap在Go与Java的底层实现与区别
  • 搜维尔科技:使用Haption Virtuose 6D 力反馈通过机器人和虚拟现实完成远程操作项目
  • 【Python】WHEELTEC GPS G60主代码读取传感器数据代码(Windows系统)
  • 【Vue】Vue2与Vue3的区别
  • 马斯克的 xAI 帝国!60亿融资背后的超级布局?
  • 互联网医院开发:引领智慧医疗新时代
  • 民国漫画杂志《时代漫画》第18期.PDF
  • java.lang.NumberFormatException: For input string:
  • 从零开始搭建Springboot项目脚手架4:保存操作日志
  • 持续总结中!2024年面试必问 20 道 Rocket MQ面试题(一)
  • 生成式AI的GPU网络技术架构
  • 旅游卡在哪里拿货?千益畅行旅游卡源头
  • 代码随想录算法训练营第四十一天| 509. 斐波那契数 、70. 爬楼梯 、746. 使用最小花费爬楼梯
  • Ribbon负载均衡(自己总结的)
  • Leetcode 力扣92. 反转链表 II (抖音号:708231408)
  • OSI七层模型和TCP/IP四层模型的区别