当前位置: 首页 > news >正文

ZYNQ--MIG核配置

文章目录

  • MIG核配置界面
  • 多通道AXI读写DDR3

MIG核配置界面

在这里插入图片描述
Clock Period: DDR3 芯片运行时钟周期,这个参数的范围和 FPGA 的芯片类型以及具体类型的速度等级有关。本实验选择 1250ps,对应 800M,这是本次实验所采用芯片可选的最大频率。注意这个时钟是 MIG IP 核产生,并输出给 DDR3 物理芯片使用的,它关系到 DDR3 芯片具体的运行带宽。本DDR芯片最大可设置1600Mhz。
HY to Controller Clock Ratio: DDR3 物理芯片运行时钟和 MIG IP 核的用户端(FPGA)的时钟之比,一般有 4:1 和 2:1 两个选项,本次实验选 4:1。由于 DDR 芯片的运行时钟是 800Mhz,因此 MIG IP 核的用户时钟(ui_clk)就是 200Mhz。一般来说高速传输的场合选择 4:1,要求低延时的场合选择 2:1。这里还要指出,当 DDR3 时钟选择选择了 350M 到最高的 400M,比例默认只为 4:1,低于 350M 才有 4:1 和 2:1 两个选项。
VCCAUX_IO: 这是 FPGA 高性能 bank

http://www.lryc.cn/news/310011.html

相关文章:

  • MySQL 多表查询 连接查询 内连接
  • T - SQL使用事务 及 在Winform使用事务
  • string(三)--实现
  • textbox跨线程写入
  • 幻兽帕鲁专用服务器搭建之Linux部署配置教程
  • Kubernetes: 本地部署dashboard
  • Outlook邮箱IMAP密码怎么填写?账户设置?
  • [计算机网络]--I/O多路转接之poll和epoll
  • 【NTN 卫星通信】卫星和无人机配合的应用场景
  • Git 分布式版本控制系统
  • ng : 无法将ng项识别为 cmdlet、函数、脚本文件或可运行程序的名称
  • iOS小技能:苹果书签打包教程【WebClip描述文件(WebClip Configuration Profile)】
  • Spring Cloud项目合规性注册之-(单元集成测试报告)
  • IntelliJ IDEA 常用的插件
  • 超详细红黑树的模拟实现
  • 【亚马逊云科技】通过Amazon CloudFront(CDN)快速访问资源
  • ES-ES的基本概念
  • 排序算法——快速排序的非递归写法
  • 【论文阅读】基于人工智能目标检测与跟踪技术的过冷流沸腾气泡特征提取
  • RabbitMQ讲解与整合
  • python 基础知识点(蓝桥杯python科目个人复习计划56)
  • 【vue】vue中数据双向绑定原理/响应式原理,mvvm,mvc、mvp分别是什么
  • 基于反光柱特征的激光定位算法思路
  • CSM是什么意思?
  • ES6 面试题
  • 智能指针(C++)
  • 社区店商业模式探讨:如何创新并持续盈利?
  • 一些可以访问gpt的方式
  • springer模板参考文献不显示
  • 【【C语言简单小题学习-1】】