当前位置: 首页 > news >正文

FPGA面试题(3)

一.FPGA和CPLD区别

  • FPGA:现场可编程门阵列
  • CPLD:复杂可编程逻辑器件
    在这里插入图片描述

二.多位异步信号如何同步

单比特异步信号

  • 慢时钟域->快时钟域:同步打拍
  • 快时钟域->慢时钟域:先拓展位宽再同步打拍

多比特异步信号

  • 1.异步FIFO
  • 2.保持寄存器+握手信号
  • 3.特殊的具体应用电路结构,根据应用的不同而不同

三.FPGA芯片内部有哪两种存储器资源

  • BLOCK RAM:由一定数量固定大小的存储块构成的,不占用额外的逻辑资源,并且速度快。
  • 分布式RAM:由LUT配置成的内部存储器

四.时钟抖动和时钟偏移

  • 时钟抖动(jitter):指时钟信号跳变沿不确定,是时钟频率不一致。大多由外界干扰引起,通过抗干扰手段可以避免
  • 时钟偏移(skew):全局时钟产生的由于各个子时钟信号到达触发器的时间点不同,是时钟相位的不一致。由内部各路径布局布线长度和负载不同导致,利用全局时钟网络可尽量将其消除

五.Quartus编译器编译FPGA工程最终产生哪两种不同用途的文件

  • .sof文件(SRAM Object File):下载到FPGA中,断电丢失
    File):下载到FPGA中,断电丢失
  • .pof文件(Programmer Object File):下载到配置芯片中,上电重新配置FPGA
http://www.lryc.cn/news/189852.html

相关文章:

  • Avalonia常用小控件Menu
  • steam游戏服务器如何选择
  • 电脑技巧:推荐一款桌面整理神器TidyTabs
  • git合并分支-IDEA
  • winscope使用方法
  • 获取西华大学新闻网站信息(爬虫样例)
  • 【Linux】https协议
  • 基于工业5G网关的工业机器人监测控制方案
  • [Machine learning][Part4] 线性回归模型技巧
  • 产品经理进阶:如何写商业计划书?
  • Excel 规范录入数据
  • 使用IDEA自带功能将WSDL转java
  • Vue + moment 实现自定义日历
  • 【斗罗2】天梦哥抓捕冰帝,霍雨浩与她完美融合,喜提五挂
  • 上个月Balada Injector攻击中有超过17,000个WordPress网站被黑
  • python写一个文本处理器
  • unity发布微信小游戏,未找到 game.json报错原因
  • mysql进程信息出现大量Waiting for table level lock信息的原因,怎么处理?
  • Ubuntu不显示共享文件夹解决方案
  • canvas基础2 -- 形状
  • TCP/IP(五)TCP的连接管理(二)三次握手细节
  • Vue Elememt 链接后端
  • XPS光电子谱峰与俄歇电子谱峰-科学指南针
  • STM32F4X I2C LM75
  • “华为杯”研究生数学建模竞赛2019年-【华为杯】F题:智能飞行器航迹规划模型(下)(附优秀论文及Pyhton代码实现)
  • 信息系统项目管理师第四版学习笔记——配置与变更管理
  • 代理IP端口是什么意思呢?
  • 如何使用ChatPPT生成PPT文档
  • 亚马逊云科技最新分享:人、流程、工具全链路数据安全合规
  • Xception:使用Tensorflow从头开始实现