当前位置: 首页 > article >正文

java示波器程序_Verilog实现示波器

【实例简介】

基于Xilinx vivado工具开发。运行平台:Digilent Basys3开发板,运行tcl文件即可完成工程的综合、布线、bit生成。

【实例截图】

【核心代码】

e9753f16-37fb-4520-89c5-646921664743

└── Oscilloscope

├── readme.txt

├── Ready_for_download

│   └── B3_OSC_download.bit

└── Src

├── Constraint

│   └── oscilloscope.xdc

├── HDL_source

│   ├── char_rom_mapping.v

│   ├── clock

│   │   └── clock.xci

│   ├── clock_control.v

│   ├── debounce_0

│   │   ├── debounce_0.dcp

│   │   ├── debounce_0_funcsim.v

│   │   ├── debounce_0_funcsim.vhdl

│   │   ├── debounce_0_stub.v

│   │   ├── debounce_0_stub.vhdl

│   │   ├── debounce_0.veo

│   │   ├── debounce_0.xci

│   │   ├── debounce_0.xml

│   │   ├── sim

│   │   │   └── debounce_0.v

│   │   ├── sim_1

│   │   │   └── new

│   │   │   └── debounce_tb.v

│   │   ├── sources_1

│   │   │   └── new

│   │   │   └── debounce.v

│   │   └── synth

│   │   └── debounce_0.v

│   ├── Fre_Calculate.v

│   ├── Fre_Vopp_mapping_rom.v

│   ├── IP_Catalog

│   │   ├── XUP_debounce_1.0

│   │   │   ├── component.xml

│   │   │   ├── sim_1

│   │   │   │   └── new

│   │   │   │   └── debounce_tb.v

│   │   │   ├── sources_1

│   │   │   │   └── new

│   │   │   │   └── debounce.v

│   │   │   └── xgui

│   │   │   └── debounce_v1_0.tcl

│   │   ├── XUP_debounce_1.0.zip

│   │   ├── XUP_vga_1.0

│   │   │   ├── component.xml

│   │   │   ├── vga.v

│   │   │   └── xgui

│   │   │   └── vga_v1_0.tcl

│   │   ├── XUP_vga_1.0.zip

│   │   ├── XUP_xadc_1.0

│   │   │   ├── component.xml

│   │   │   ├── ip

│   │   │   │   └── xadc_wiz_0

│   │   │   │   └── xadc_wiz_0.xci

│   │   │   ├── new

│   │   │   │   └── xadc.v

│   │   │   └── xgui

│   │   │   └── xadc_v1_0.tcl

│   │   └── XUP_xadc_1.0.zip

│   ├── OSC_top.v

│   ├── trigger.v

│   ├── vga_0

│   │   ├── sim

│   │   │   └── vga_0.v

│   │   ├── synth

│   │   │   └── vga_0.v

│   │   ├── vga_0.dcp

│   │   ├── vga_0_funcsim.v

│   │   ├── vga_0_funcsim.vhdl

│   │   ├── vga_0_stub.v

│   │   ├── vga_0_stub.vhdl

│   │   ├── vga_0.veo

│   │   ├── vga_0.xci

│   │   ├── vga_0.xml

│   │   └── vga.v

│   ├── vga_initials.v

│   ├── waveform_mapping_rom.v

│   ├── waveform_ram.v

│   └── xadc_0

│   ├── ip

│   │   └── xadc_wiz_0

│   │   ├── xadc_wiz_0

│   │   │   └── simulation

│   │   │   ├── functional

│   │   │   │   └── design.txt

│   │   │   └── timing

│   │   │   └── design.txt

│   │   ├── xadc_wiz_0_ooc.xdc

│   │   ├── xadc_wiz_0.v

│   │   ├── xadc_wiz_0.xci

│   │   ├── xadc_wiz_0.xdc

│   │   └── xadc_wiz_0.xml

│   ├── new

│   │   └── xadc.v

│   ├── sim

│   │   └── xadc_0.v

│   ├── synth

│   │   └── xadc_0.v

│   ├── xadc_0.dcp

│   ├── xadc_0_funcsim.v

│   ├── xadc_0_funcsim.vhdl

│   ├── xadc_0_stub.v

│   ├── xadc_0_stub.vhdl

│   ├── xadc_0.veo

│   ├── xadc_0.xci

│   └── xadc_0.xml

├── prj

│   ├── Oscilloscope.cache

│   │   └── wt

│   │   ├── java_command_handlers.wdf

│   │   ├── synthesis_details.wdf

│   │   ├── synthesis.wdf

│   │   └── webtalk_pa.xml

│   ├── Oscilloscope.runs

│   │   ├── clock_synth_1

│   │   │   ├── clock.dcp

│   │   │   ├── clock.tcl

│   │   │   ├── clock_utilization_synth.pb

│   │   │   ├── clock_utilization_synth.rpt

│   │   │   ├── clock.vds

│   │   │   ├── dont_touch.xdc

│   │   │   ├── gen_run.xml

│   │   │   ├── htr.txt

│   │   │   ├── ISEWrap.js

│   │   │   ├── ISEWrap.sh

│   │   │   ├── rundef.js

│   │   │   ├── runme.bat

│   │   │   ├── runme.log

│   │   │   ├── runme.sh

│   │   │   ├── vivado.jou

│   │   │   └── vivado.pb

│   │   ├── impl_1

│   │   │   ├── gen_run.xml

│   │   │   ├── htr.txt

│   │   │   ├── init_design.pb

│   │   │   ├── ISEWrap.js

│   │   │   ├── ISEWrap.sh

│   │   │   ├── opt_design.pb

│   │   │   ├── OSC_top.bit

│   │   │   ├── OSC_top_clock_utilization_placed.rpt

│   │   │   ├── OSC_top_control_sets_placed.rpt

│   │   │   ├── OSC_top_drc_opted.rpt

│   │   │   ├── OSC_top_drc_routed.pb

│   │   │   ├── OSC_top_drc_routed.rpt

│   │   │   ├── OSC_top_io_placed.rpt

│   │   │   ├── OSC_top_opt.dcp

│   │   │   ├── OSC_top_placed.dcp

│   │   │   ├── OSC_top_power_routed.rpt

│   │   │   ├── OSC_top_power_summary_routed.pb

│   │   │   ├── OSC_top_routed.dcp

│   │   │   ├── OSC_top_route_status.pb

│   │   │   ├── OSC_top_route_status.rpt

│   │   │   ├── OSC_top.tcl

│   │   │   ├── OSC_top_timing_summary_routed.rpt

│   │   │   ├── OSC_top_timing_summary_routed.rpx

│   │   │   ├── OSC_top_utilization_placed.pb

│   │   │   ├── OSC_top_utilization_placed.rpt

│   │   │   ├── OSC_top.vdi

│   │   │   ├── place_design.pb

│   │   │   ├── project.wdf

│   │   │   ├── route_design.pb

│   │   │   ├── rundef.js

│   │   │   ├── runme.bat

│   │   │   ├── runme.log

│   │   │   ├── runme.sh

│   │   │   ├── usage_statistics_webtalk.html

│   │   │   ├── usage_statistics_webtalk.xml

│   │   │   ├── vivado.jou

│   │   │   ├── vivado.pb

│   │   │   └── write_bitstream.pb

│   │   └── synth_1

│   │   ├── dont_touch.xdc

│   │   ├── gen_run.xml

│   │   ├── htr.txt

│   │   ├── ISEWrap.js

│   │   ├── ISEWrap.sh

│   │   ├── OSC_top.dcp

│   │   ├── OSC_top.tcl

│   │   ├── OSC_top_utilization_synth.pb

│   │   ├── OSC_top_utilization_synth.rpt

│   │   ├── OSC_top.vds

│   │   ├── project.wdf

│   │   ├── rundef.js

│   │   ├── runme.bat

│   │   ├── runme.log

│   │   ├── runme.sh

│   │   ├── vivado.jou

│   │   └── vivado.pb

│   ├── Oscilloscope.srcs

│   │   ├── constrs_1

│   │   │   └── imports

│   │   │   └── Constraint

│   │   │   └── oscilloscope.xdc

│   │   └── sources_1

│   │   ├── imports

│   │   │   └── HDL_source

│   │   │   ├── char_rom_mapping.v

│   │   │   ├── clock_control.v

│   │   │   ├── Fre_Calculate.v

│   │   │   ├── Fre_Vopp_mapping_rom.v

│   │   │   ├── OSC_top.v

│   │   │   ├── trigger.v

│   │   │   ├── vga_initials.v

│   │   │   ├── waveform_mapping_rom.v

│   │   │   └── waveform_ram.v

│   │   └── ip

│   │   ├── clock

│   │   │   ├── clock_board.xdc

│   │   │   ├── clock_clk_wiz.v

│   │   │   ├── clock.dcp

│   │   │   ├── clock_funcsim.v

│   │   │   ├── clock_funcsim.vhdl

│   │   │   ├── clock_ooc.xdc

│   │   │   ├── clock_stub.v

│   │   │   ├── clock_stub.vhdl

│   │   │   ├── clock.v

│   │   │   ├── clock.xci

│   │   │   ├── clock.xdc

│   │   │   └── clock.xml

│   │   ├── debounce_0

│   │   │   ├── debounce_0.dcp

│   │   │   ├── debounce_0_funcsim.v

│   │   │   ├── debounce_0_funcsim.vhdl

│   │   │   ├── debounce_0_stub.v

│   │   │   ├── debounce_0_stub.vhdl

│   │   │   ├── debounce_0.veo

│   │   │   ├── debounce_0.xci

│   │   │   ├── debounce_0.xml

│   │   │   ├── sim

│   │   │   │   └── debounce_0.v

│   │   │   ├── sim_1

│   │   │   │   └── new

│   │   │   │   └── debounce_tb.v

│   │   │   ├── sources_1

│   │   │   │   └── new

│   │   │   │   └── debounce.v

│   │   │   └── synth

│   │   │   └── debounce_0.v

│   │   ├── vga_0

│   │   │   ├── sim

│   │   │   │   └── vga_0.v

│   │   │   ├── synth

│   │   │   │   └── vga_0.v

│   │   │   ├── vga_0.dcp

│   │   │   ├── vga_0_funcsim.v

│   │   │   ├── vga_0_funcsim.vhdl

│   │   │   ├── vga_0_stub.v

│   │   │   ├── vga_0_stub.vhdl

│   │   │   ├── vga_0.veo

│   │   │   ├── vga_0.xci

│   │   │   ├── vga_0.xml

│   │   │   └── vga.v

│   │   └── xadc_0

│   │   ├── ip

│   │   │   └── xadc_wiz_0

│   │   │   ├── xadc_wiz_0

│   │   │   │   └── simulation

│   │   │   │   ├── functional

│   │   │   │   │   └── design.txt

│   │   │   │   └── timing

│   │   │   │   └── design.txt

│   │   │   ├── xadc_wiz_0_ooc.xdc

│   │   │   ├── xadc_wiz_0.v

│   │   │   ├── xadc_wiz_0.xci

│   │   │   ├── xadc_wiz_0.xdc

│   │   │   └── xadc_wiz_0.xml

│   │   ├── new

│   │   │   └── xadc.v

│   │   ├── sim

│   │   │   └── xadc_0.v

│   │   ├── synth

│   │   │   └── xadc_0.v

│   │   ├── xadc_0.dcp

│   │   ├── xadc_0_funcsim.v

│   │   ├── xadc_0_funcsim.vhdl

│   │   ├── xadc_0_stub.v

│   │   ├── xadc_0_stub.vhdl

│   │   ├── xadc_0.veo

│   │   ├── xadc_0.xci

│   │   └── xadc_0.xml

│   └── Oscilloscope.xpr

└── Tcl

└── Oscilloscope.tcl

77 directories, 208 files

http://www.lryc.cn/news/2418101.html

相关文章:

  • jsp代码实例第51课
  • 《唐山大地震》高清下载,迅雷下载,在线观看!
  • 推广网站的十八个秘籍
  • linux 报错: Address already in use的解决方法
  • iPhone中BigBoss源添加以及SBSettings安装。
  • 如何使TextBox只能输入数字?
  • 微服务技术
  • 友盟分享步骤
  • 数字电子钟逻辑电路设计
  • 中国建设银行 企业网上银行 相关注意事项合辑 不断更新中...
  • MVC DropDownListFor 的使用和无限级分类的展示
  • 中国计算机制造业比较优势分析,在全球产业链中,中国制造业拥有哪些显著的比较优势?()...
  • C语言基础入门:了解语法规则
  • python怎么交换xy轴_Python可视化|pygal37-pygal用法及示例
  • 基于django+vue丽江古城景区疫情管理系统【开题报告+程序+论文】计算机毕设
  • 信息系统安全与对抗技术 学习笔记(7):防火墙安全技术
  • 解决eclipse中的项目内xml文件总是报错!!!
  • GSM Arena 魅族mx四核评测-个人翻译
  • 找不到steam_api.dll,无法继续执行代码-常见解决方法
  • Win10 无法加载操作系统,关键系统驱动程序丢失或错误 蓝屏错误代码0xc000007b
  • java6.0新特性_JDK6.0的新特性:轻量级Http Server
  • 五款免费的网络管理工具
  • 插入始终是1_40分!1分钟4次!大JB太硬了!
  • 我的世界服务器物品属性,属性 - Minecraft Wiki,最详细的官方我的世界百科
  • windows HOOK机制
  • 关于VM虚拟机出现Operating System not found问题的解决方法参考建议
  • 青岛市市立医院实施红帆OA
  • 使用BERT进行跨领域情感分析
  • 解决Windows出现X3DAudio1_4.dll文件错误问题
  • STM32Cube程序使用 DFU 烧写后Leave DFUMode无法运行程序